Bộ vi xử lý

Amd milan, thế hệ tiếp theo sẽ có 15 người chết

Mục lục:

Anonim

Có vẻ như AMD đang làm việc trên một cái gì đó rất thú vị. Theo các nguồn tin, họ đang tích cực làm việc với thiết kế 15 khuôn cho EPYC AMD Milan. Xem xét rằng một trong số đó phải là một IO chết, điều này ngụ ý rằng sẽ có ít nhất một biến thể Milan với 14 chết so với 8 ở Rome.

AMD Milan, CPU EPYC thế hệ tiếp theo sẽ có 15 lần chết

Theo Wccftech tôi hỏi một kỹ sư, một số trong số 14 cái chết này có nghĩa là bộ nhớ HBM.

8 kênh DDR4 chỉ có đủ băng thông khả dụng để xử lý tối ưu 10 mảng CPU (80 lõi CPU) đến mức tối đa. Điều này có nghĩa là họ đang tìm kiếm bố cục 8 mảng (64 lõi CPU) hoặc bố trí 10 mảng khi nói về phía CPU. Bỏ mảng IO sang một bên, điều này khiến 6 hoặc 4 người chết không thể đếm được và có khả năng sẽ kết thúc dưới dạng bộ nhớ HBM, theo suy đoán.

HBM có thể cung cấp khả năng tăng tốc đáng kể, nhưng điều này ngụ ý rằng biến thể cụ thể này sẽ được sử dụng một bộ chuyển đổi. Tóm lại, điều này có nghĩa là trừ khi AMD quyết định trì hoãn biến thể này cho đến DDR5, thì đó là cấu hình 8 + 6 + 1 (CPU + HBM + IO) hoặc cấu hình 10 + 4 + 1 (CPU + HBM + IO).

Truy cập hướng dẫn của chúng tôi về các bộ xử lý tốt nhất trên thị trường

Thiết kế dựa trên bộ chuyển đổi với HBM trên bo mạch sẽ có thể cung cấp thời gian truy cập và truyền nhanh hơn nhiều so với bộ nhớ dựa trên DDR truyền thống, trong đó kênh DDR có thể hoạt động như một nút cổ chai. Điều này sẽ dẫn đến một số gia tốc đáng kể cho các ứng dụng phụ thuộc nhiều vào bộ nhớ.

Điều đáng nói là những rò rỉ trước đây đã chỉ ra rằng AMD Milan có thiết kế 8 + 1. Tùy thuộc vào cách giải thích, điều đó có thể có nghĩa là Milan sẽ có hai biến thể. Chúng tôi sẽ thông báo cho bạn.

Phông chữ Wccftech

Bộ vi xử lý

Lựa chọn của người biên tập

Back to top button