Bộ vi xử lý

Amd có thể khắc phục các sự cố bộ nhớ epyc rome bằng một bộ chuyển đổi

Mục lục:

Anonim

AMD trở lại khả năng cạnh tranh trong thị trường trung tâm dữ liệu với bộ xử lý kinh doanh EPYC, là các mô-đun của bốn mảng Zeppelin 8 lõi. Mỗi mảng có cầu bắc tích hợp riêng, điều khiển bộ nhớ DDR4 2 kênh và phức hợp gốc 3.0-PCI-Express gen 32 chiều. Trong các ứng dụng đòi hỏi sử dụng nhiều băng thông bộ nhớ, phương pháp tiếp cận bộ nhớ không cục bộ này đưa ra các tắc nghẽn thiết kế sẽ được giải quyết ở Rome mới.

AMD EPYC Rome sẽ có thiết kế bộ nhớ nguyên khối

Họ bộ xử lý Ryzen Threadripper WX làm nổi bật nhiều điểm nghẽn này, trong trường hợp các ứng dụng mã hóa video đòi hỏi nhiều bộ nhớ, hiệu suất giảm được xem là mảng không có truy cập I / O trực tiếp thiếu độ rộng của dải bộ nhớ. Giải pháp của AMD cho vấn đề này là thiết kế CPU chết với Northbridge bị vô hiệu hóa. Giải pháp này có thể được thực hiện trong bộ xử lý EPYC thế hệ thứ hai tiếp theo của nó, có tên mã là " Rome ".

Chúng tôi khuyên bạn nên đọc bài viết của mình về Đánh giá AMD Ryzen Threadripper 2990WX bằng tiếng Tây Ban Nha

Các MCM thế hệ tiếp theo của AMD có thể thấy thiết kế bộ điều khiển hệ thống tập trung được bao quanh bởi các khuôn, tất cả có thể nằm trong một bộ chuyển đổi silicon, cùng loại được tìm thấy trong GPU Vega 10 và Fiji. Một xen kẽ là một ma trận silicon tạo điều kiện cho dây dẫn vi mô mật độ cao giữa các ma trận của MCM. Không giống như bộ xử lý EPYC thế hệ hiện tại, giao diện bộ nhớ này thực sự nguyên khối, giống như triển khai của Intel.

Bộ điều khiển hệ thống cũng có một gốc PCI-Express gen 4.0 x96 phức tạp, có thể xử lý tối đa sáu card đồ họa băng thông x16, hoặc lên đến mười hai trên x8. Ma trận cũng tích hợp cầu nam, được gọi là Trung tâm điều khiển máy chủ, thực hiện các giao diện I / O phổ biến như SATA, USB và I / O băng thông thấp kế thừa khác, ngoài một số dòng PCIe khác.

Phông chữ Techpowerup

Bộ vi xử lý

Lựa chọn của người biên tập

Back to top button