Tsmc trình bày nút 6nm của nó, cung cấp mật độ cao hơn 18% so với 7nm
Mục lục:
TSMC đã công bố quy trình 6nm (N6), một biến thể cải tiến của nút 7nm hiện tại và mang đến cho khách hàng lợi thế về hiệu suất cạnh tranh cũng như di chuyển nhanh từ các thiết kế 7nm (N7) đó.
TSMC hứa hẹn dễ dàng di chuyển đến 6nm
Tận dụng các khả năng mới trong quang khắc cực tím (EUV) thu được từ công nghệ N7 + hiện đang sản xuất, quy trình N6 (6nm) của TSMC cung cấp mật độ cải thiện 18% so với N7 (7nm). Đồng thời, các quy tắc thiết kế của nó hoàn toàn tuân thủ công nghệ N7 đã được chứng minh của TSMC, cho phép nó dễ dàng được tái sử dụng và di chuyển đến nút này, dẫn đến ít đau đầu và lợi ích hơn cho các công ty ngày nay đặt cược vào 7 nm (AMD chẳng hạn).
Truy cập hướng dẫn của chúng tôi về các bộ xử lý tốt nhất trên thị trường
Được lên kế hoạch sản xuất rủi ro trong quý đầu năm 2020, công nghệ N6 của TSMC cung cấp cho khách hàng những lợi ích bổ sung hiệu quả về mặt chi phí trong khi mở rộng sức mạnh và hiệu suất hàng đầu của gia đình 7nm cho nhiều loại sản phẩm, chẳng hạn như điện thoại di động tầm trung và cao cấp, sản phẩm tiêu dùng, AI, mạng, cơ sở hạ tầng 5G, GPU và điện toán hiệu năng cao.
Phông chữ 3DTsmc đã sẵn sàng nút 5nm và cung cấp hiệu suất cao hơn 15%
Chúng tôi có thông tin rằng TSMC đã bắt đầu sản xuất rủi ro cho 5nm và đã xác nhận thiết kế quy trình với các đối tác OIP của mình.
Tsmc 5nm cung cấp mật độ cao hơn 80% so với 7nm
Các nút 5nm TSMC mới này sẽ được sử dụng hàng năm từ năm 2020 và hứa hẹn mật độ cao hơn 80% so với những gì 7nm cung cấp.
Intel sử dụng các nút tsmc 6nm trong các nút 2021 và 3nm vào năm 2022
Intel dự kiến sẽ sử dụng quy trình 6 nanomet của TSMC trên quy mô lớn vào năm 2021 và hiện đang thử nghiệm.