Bộ vi xử lý

Tây kỹ thuật số công bố bộ xử lý risc swerv

Mục lục:

Anonim

Western Digital đã làm việc với Kiến trúc tập lệnh mở RISC-V (ISA), theo đó bất kỳ ai cũng có thể tạo ra một thiết kế bộ xử lý mà không phải trả bất cứ điều gì về tiền bản quyền hoặc phí giấy phép. Cuối cùng nó đã công bố bộ xử lý SweRV RISC-V với giấy phép Nguồn mở.

Bộ xử lý SweRV RISC-V mới với giấy phép Nguồn mở

Năm 2017, công ty hứa sẽ chuyển sang RISC-V trong các sản phẩm xử lý lưu trữ của mình, với mục đích vận chuyển một tỷ lõi trong hai năm tới. Nvidia cũng đã bắt đầu chuyển từ lõi độc quyền sang RISC-V để điều khiển đầu vào / đầu ra trên các sản phẩm đồ họa của mình, Rambus sử dụng RISC-V cho các bộ phận bảo mật và thậm chí đã tìm đường vào bộ điều khiển lưu trữ SSD.

Chúng tôi khuyên bạn nên đọc bài viết của mình về Windows 10 ARM sẽ có thể chạy các ứng dụng 64 bit nguyên bản

Cốt lõi của chính SweRV là một triển khai siêu tốc hai chiều của biến thể 32 bit của ISA RISC-V, bao gồm một đường ống chín giai đoạn có khả năng tải nhiều lệnh, để thực hiện đồng thời theo thứ tự. Hiện được triển khai trên nút xử lý CMOS 28nm, hạt nhân có tốc độ lên tới 1, 8 GHz và đạt được thông lượng ước tính là 4, 9 CoreMarks mỗi megahertz.

Western Digital đã xác nhận rằng họ có kế hoạch không chỉ sử dụng SweRV trong các sản phẩm của riêng mình mà còn ra mắt nó theo giấy phép nguồn mở. Nó đã được thực hiện với hai công nghệ hỗ trợ: Trình mô phỏng tập lệnh SweRV (ISS), qua đó các bên liên quan có thể kiểm tra hạt nhân; và OmniXtend, thực hiện bộ nhớ đệm nhất quán trên một cấu trúc Ethernet, tập trung vào mọi thứ từ CPU đến GPU và bộ đồng xử lý học máy.

SweRV sẽ ra mắt vào quý đầu tiên của năm 2019, Western Digital xác nhận. Bạn nghĩ gì về thông báo của bộ xử lý SweRV RISC-V này với giấy phép Nguồn mở?

Phông chữ Techpowerup

Bộ vi xử lý

Lựa chọn của người biên tập

Back to top button